本文へスキップ

「アナログとデジタルが未来を創る。」 
Wave Signal Processing Circuit Laboratory

研究実績RESEARCH RECORDS

論文

  1. 今井博之, 和田和千, "複素極を有するダイレクトサンプリングミキサにおけるエイリアシングの除去方法", 電気学会論文誌C, Vol. 136, No. 1,pp.60-67, Jan. 2015.
  2. 今井博之, 和田和千, "ダイレクトサンプリングミキサの容量を削減する構成法", 電気学会論文誌C, Vol. 136, No. 7,pp.1005-1006, July 2016.

国際会議(査読あり)

  1.  Yoshitaka Kitani, Kazuyuki Wada, Kawori Sekine, "Analog FIR Filter Derived from the Generating Function for the Bernoulli Numbers" 23RD IEEE International Conference on Electronics Circuits and Systems, Dec. 2016

国際会議(査読なし)

      
  1. Chihiro Sudo, Akira Kashiwagi, Kazuyuki Wada, "Examination of Differential Amplifiers Based on Logic Gates" 13th IEEE International NEW Circuits And Systems Conference 9B9, June 2015
  2. Taro Nakamura, Kazuyuki Wada, and Kawori Sekine, “A Transmitter and an Antenna for 300-MHz Short-Range Pulse Communication,” IEEE Faible Tension Faible Consommation Student Workshop, June 2013.
  3. K.Kunisada,K.Wada,K.Sekine” PVT Variation of A 0.6-V Log Domain Filter in 0.18μm CMOS”,IEEE Fable Tension Faible Consommation Student Workshop,June 2013. 
  4. Hirotoshi Suzuki, Chihiro Sudo, Kazuyuki Wada"Output Noise of a Digital-Based Analog Differential Amplifier" ,2016 IEEE International Symposium on circui ts and Systems(ISCAS), ReSMiQ-Meiji-ISEP Students’Workshop 2016, May 2016
  5. Hiroyuki Imai, Kazuyuki Wada, "Effect of Aliase in a Direct Sampling Mixer with Complex Poles", 13th IEEE International NEW Circuits And Systems Conference,9 B4, June 2015.
  6. Yoshimitsu Yamashita, Kazuyuki Wada, "A Matching Network for Wireless Power Transfer at 3 frequencies",2016 IEEE International Symposium on circuits and Sys te ms(ISCAS), ReSMiQ-Meiji-ISEP Students’ Workshop 2016, May 2016       
  7. Hiroyuki Imai, Kazuyuki Wada, "Effect of Aliase in a Direct Sampling Mixer with Complex Poles", 13th IEEE International NEW Circuits And Systems Conference, 9 B4, June 2015.       
  8. Naoki Shimokawa, Kazuyuki Wada, "A 24-GHz21-dBLow Noise Amplifier Using 0.18μm CMOS Process by Resonance of Parasitic Capacitors" ,2016 IEEE International Sy mposium on circuits and Systems(ISCAS), ReSMiQ-Meiji-ISEP Students’ Workshop 2016, May 2016
  9. Yu Daimon, Kazuyuki Wada, "Design of a Hysteretic Control COT Buck Converter" 13th IEEE international NEW Circuits And Systems Conference 9B3, June 2015

国内学会

  1. 中村太郎, 和田和千, “短距離パルス通信用受信器のための広帯域化技術を用いたゲート接地増幅回路の設計” 電子情報通信学会東京支部学生会第20回研究発表会, 平成27年2月 
  2. 和田和千,鈴木博俊, 須藤千裕"論理ゲートを用いたアナログ差動増幅回路の出力雑音"
  3. 谷村直哉,和田和千,"確率的な手法を用いて出力誤差を低減した極低電圧逐次比較型 A/D 変換回路" 電気学会 電子回路研究会 ECT-15-043, 2015年3月
  4. 須藤千裕, 柏木彬, 和田和千, "スイッチング素子に基づいたアナログ作動増幅回路の理論動作と実測結果の比較" 電気学会 電子・情報・システム部門大会PS4-8(2015-08)
  5. 鬼頭良太,和田和千,“Derivative Superposition を用いて歪みを低減した差動型 A-AB 級電力増幅回路”,電子情報通信学会東京支部学生会第 20 回研究発表会,2015年 2月
  6. 三村優,和田和千,“チャージポンプ回路内におけるVth 降下分を補償するための手法” 電気学会電子回路研究ECT−15−034(2015-03)
  7. 國貞健吾,和田和千,関根かをり,"遮断周波数が調整可能かつ広い温度範囲で歪を低減したログドメインフィルタ" 電気学会研究会資料,ECT-14-031,pp.167-171(2014) 
  8. 和田和千,鈴木博俊, 須藤千裕"論理ゲートを用いたアナログ差動増幅回路の出力雑音"電気学会電子回路研究ECT-15-103(2015-12)
  9. 今井博之, 和田和千, "複素極を有するダイレクトサンプリングミキサにおけるエイリアシングの除去方法", 電気学会電子回路研究会, ECT-14-100, Dec. 2014.
  10. 今井博之, 和田和千, "ダイレクトサンプリングミキサの容量の使用率を上げる構成", 電気学会C部門大会, PS4-7, Aug. 2015.
  11. 山下良満, 和田和千, "複数の周波数に対応する無線電力伝送の整合回路", 平成28年 電気学会 電子・情報・システム部門大会 PS3-7, (2016-09) 
  12. 木谷嘉孝, 和田和千, 関根かをり, 中村守里也, "伝送線路におけるインピーダンス整合回路の感度"電気学会電子回路研究ECT-14-094(2014-12) 
  13. 木谷嘉孝, 和田和千, "タップMOSFETの寄生容量の影響をπ型整合回路で補償する疑似伝送線路"電気学会電気・情報・システム部門大会, PS4-9(2015-8) 
  14. 和田和千, 木谷嘉孝, "RCポリフェーズフィルタの区間内ばらつきによる信号誤差と残余イメージの解析"電気学会電子回路研究ECT-15-083(2015-10) 
  15. 網野賢太, 渡辺正之助, 関根かをり, 木谷嘉孝, 中村遼一郎, 和田和千, 中村守里也, "光伝送歪み補償を目的とした 28nm FDSOIプロセスでのインバータとギルバートセルの構成によるアナログFIRフィルタ"電気学会電子回路研究ECT-16-027(2016-03) 
  16. 木谷嘉孝, 和田和千, 中村遼一郎, 網野賢太, 中村守里也, 関根かをり, "ベルヌーイ数の母関数に基づくFIRフィルタの設計"電気学会電子回路研究ECT-16-028(2016-03) 
  17. 市川遼, 木谷嘉孝, 和田和千, "ベルヌーイ数の母関数に基づく受動回路の特性の考察"電気学会電気・情報・システム部門大会, PS3-8(2016-8)(予定)      
  18. 網野賢太, 渡辺正之助, 関根かをり, 木谷嘉孝, 中村遼一郎, 和田和千, 中村守里也, "28nm FDSOIプロセスでのアナログFIRフィルタを用いた20Gbps 4PAMマルチモードファ イ バ伝送における歪み補償の電源電圧ばらつきに対する考察"電気学会電気・情報・システム部門大会, PS3-9(2016-8)      
  19. 和田和千,鈴木博俊, 須藤千裕"論理ゲートを用いたアナログ差動増幅回路の出力雑音"電気学会電子回路研究ECT-15-103(2015-12)      
  20. 今井博之, 和田和千, "複素極を有するダイレクトサンプリングミキサにおけるエイリアシングの除去方法", 電気学会電子回路研究会, ECT-14-100, Dec. 2014.      
  21. 今井博之, 和田和千, "ダイレクトサンプリングミキサの容量の使用率を上げる構成", 電気学会C部門大会, PS4-7, Aug. 2015.      
  22. 江川和穂,和田和千, "複素フィルタに対する全高調波歪の評価"電気学会 電子・情報・システム部門大会MC5-6(2015-08)
  23. 大門 佑,和田和千, "出力段のダイオード接続による電圧降下の影響を低減したCTSチャージポンプ回路の設計" 電気学会電子回路研究ECT-16-034(2016-03)

波動信号処理回路研究室

〒214-8571
神奈川県川崎市多摩区東三田
1−1−1